Выбор логической структуры процессора

Страница: 12/14

РК ВО ОП НР ЗР Т = 28*Тм*0.8 + 56*Тм*0.2

└────┴────┴-----------┴────┴────┘

Т =

12,13) Условный переход

┌────────┬────┬────┬────┬────────────┐

│ КОП │ M1 │ Х2 │ В2 │ D2 │ BC M1,D2(X2,B2)

└────────┴────┴────┴────┴────────────┘ {D2+(X2)+(B2)}=(RPSW)

0 31

При выполнении условия (ПУ), содержащегося в поле M1, происходит

выбор следующей команды по адресу D2+(B2)+(X2), в противном случае

выполняется следующая по порядку команда. При наличии альтернативного

буфера команд считаем вероятность нахождения команды в буфере р= 0.8.

а) Успешный переход:

РК ПУ ВА ВК Т = 4*Тм*0.8 + Тп*0.2

└────┴────┴────┴----------┘ Т =

б) Неуспешный переход:

РК ПУ Т = 2*Тм ; Т =

└────┴────┘

14) Операция алгебраического сравнения (регистр-регистр):

┌────────┬────┬────┐

│ КОП │ R1 │ R2 │ CR R1,R2 (R1)/(R2) = (R1,R1+1)

└────────┴────┴────┘

0 15

Команда CR производит сравнение содержимого (R2) и (R1) и

устанавливает признак результата в соответствии с этой разностью.

Содержимое регистров остается неизменным.

РК ВО ОП ЗР Т = 4*Тм

└────┴────┴────┴────┘ Т =

15) Операция сдвига влево/вправо (регистр-память):

┌────────┬────┬────┬────┬────────────┐

│ КОП │ R1 │ │ В2 │ D2 │ SLL R1,D2(B2)

└────────┴────┴────┴────┴────────────┘

0 31

Команда SLL производит сдвиг содержимого регистра R1 влево на

количество разрядов, указанное как адрес второго операнда.

Принимается средне вероятное значение сдвига на 3 разряда.

РК ВА ВК ЗР Т = 6*Тм

└────┴────┴---------┴────┘ Т =

16) Определим время Тп, исходя из таблицы значений зависимости

вероятности обращения к буферной памяти от ее емкости:

Таблица 1.

┌──────────────────────────────┬────┬────┬────┬────┬────┬────┬────┐

│ Емкость буферной памяти (Кб) │ 2 │ 4 │ 8 │ 16 │ 32 │ 64 │128 │

Реферат опубликован: 3/05/2009